基于DSP和CPLD的高精度频率测量系统设计
介绍了以CPLD(Complex Programmable Logic Device)为核心处理芯片的频率测量系统,整个系统由信号调理电路、CPLD和DSP等构成,在CPLD中设计等精度测频模块,再由DSP进行数字滤波并将采集值送至双口RAM以供上位机读取.采用CPLD 配合DSP的设计方案,具有速度高、精度高的优点,且易于升级和扩展采集能力,具有一定的工程应用价值.
作 者: 席鹏 李军 於二军 XI Peng LI Jun YU Er-jun 作者单位: 中国航空计算技术研究所,陕西,西安,710068 刊 名: 航空计算技术 ISTIC 英文刊名: AERONAUTICAL COMPUTING TECHNIQUE 年,卷(期): 2010 40(2) 分类号: V2 关键词: 频率测量 CPLD DSP