推荐文档列表

用于智能天线设计的多路信号源

时间:2021-10-01 08:02:18 电子通信论文 我要投稿

用于智能天线设计的多路信号源

摘要: 本文提出了一种使用直接数字合成(DDFS)的方法来模拟8路信号,用于智能天线的测试及各种通信设备的设计。以及该信号源的硬件电路板设计的一种特殊方法,使得该硬件有较强的扩展性。

    关键字: 多路,信号源,DDFS,可编程器件,高速D/A

    1.引言

    智能天线是由多个天线单元组成的天线阵列,但是传统的波形发生器多为两路,无法模拟智能天线所接收到的阵列信号。本文研制的多通路信号源,能同时产生独立且时钟同步的8路信号。通过可视化的操作界面对各阵元天线的波形进行设计。系统采用了板卡分离的设计使得系统有较强的扩展性,方便了工程人员对通信设备的各种设计。

    2.系统基本原理

    系统框图如图(1)所示。本系统采用DDFS的方法产生所需波形。PLD用于地址累加,RAM 用于波形存储,本系统采用51系列的单片机进行接口的控制。51系列单片机虽然是8位的单片机,但却是一个十分经典通用的单片机系列。它的操作简单,特别是与计算机的串口的连接,完全不用理会底层的操作。但是它也有一个致命的弱点——运行速度较低,计算性能较低,完全无法和具有流水指令集的DSP相比,因此无法直接使用它实现DDFS频率合成,所以须采用计算机生成波形数据,使用较高频率下工作的PLD器件推动RAM阵列合成所需的信号。

    系统里波形存储没有采用一般的单一存储器的存储方法,因为在较高频率下无法使用非易失性存储器,若使用高速存储器SRAM,则在二次加电后数据将会丢失。这里使用了双存储器方法,即同时使用FLASH和SRAM存储数据,所需数据通过计算机计算后经串行口或USB口下载到FLASH中。以后每次加电,数据再从FLASH转移到高速RAM中进行DDFS合成。这样就可以弥补两者的不足。

    前面已经介绍了本系统所使用的双存储器机制,这里再介绍一下各存储器的选型及工作方式。FLASH使用W29C040,它的写操作是按页操作,每页256个字节,容量为512K字节。SRAM使用的是ALLIANCE的AS7C3256-15,容量32K字节,速度为15 。经过电脑计算软件计算所得的数据经过计算机串口或USB口下载到系统板中,在每次加电后数据再从FLASH转存到RAM中。

    在计算机

[1] [2] [3]